Utilize este link para identificar ou citar este item: https://bdm.unb.br/handle/10483/924
Arquivos neste item:
Arquivo Descrição TamanhoFormato 
2009_JoãoLucasCarvalhoCarneiro.pdf1,12 MBAdobe PDFver/abrir
Título: Modelagem de APS e mapeamento de aplicações em uma plataforma RSoC virtual
Autor(es): Carneiro, João Lucas de Carvalho
Orientador(es): Costa, José Camargo da
Assunto: Sistemas eletrônicos
VHDL (Linguagem descritiva de hardware)
Data de apresentação: Jul-2009
Data de publicação: 17-Mai-2010
Referência: CARNEIRO, João Lucas de Carvalho. Modelagem de APS e mapeamento de aplicações em uma plataforma RSoC virtual. 2009. 73 f. Monografia (Bacharelado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2009.
Resumo: Utilizando uma plataforma reconfigurável em SystemC, busca-se mostrar a utilidade e versatilidade deste tipo de desenvolvimento de circuitos em alto nível. Esta amostra procurará se basear em resultados de simulação modelando um sensor APS (Active Pixel Sensor) e integrando-o na arquitetura reconfigurável. Após pronto, procura-se executar uma aplicação de JPEG em imagens fornecidas pelo sensor. Deste modo será permitido comparar o desempenho de dois sistemas microprocessados, com e sem a arquitetura reconfigurável. Além disso, como o SystemC é um padrão de plataforma para modelagem baseado em C++ que aborda as questões discutidas e que possibilita abstração de design em níveis RTL, comportamental e de sistema, toma-se também como objetivo neste projeto o estudo, análise e aplicação da linguagem SystemC de forma a tornar possível a representação em alto nível desta arquitetura reconfigurável completa.
Informações adicionais: Monografia (graduação)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2009.
DOI: http://dx.doi.org/10.26512/2009.07.TCC.924
Aparece na Coleção:Engenharia Elétrica



Todos os itens na BDM estão protegidos por copyright. Todos os direitos reservados.